ID de l'article: 000080397 Type de contenu: Messages d'erreur Dernière révision: 28/04/2017

Erreur (175005) : impossible de trouver un emplacement avec : OCT_CAL_BLOCK_ID de [n] (1 emplacement affecté)

Environnement

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Dans le logiciel Intel® Quartus® Prime, vous pouvez voir les messages d’erreur suivants lors de la compilation des conceptions ciblant Arria® 10 périphériques

    Erreur (14566) : le Fitter ne peut pas placer un ou plusieurs composants présentant une forme de créativité en raison de conflits avec les contraintes existantes (1 broches). Résolvent les erreurs décrites dans les sous-adages, puis rerunez le Fitter. La base de données Intel FPGA connaissances peut également contenir des articles contenant des informations sur la façon de résoudre cette défaillance de placement très résolvente. Examinez les erreurs, puis visitez la base de données des connaissances à https://www.altera.com/support/support-resources/knowledge-base/search.html et recherchez ce numéro de message d’erreur spécifique.

    Erreur (175020) : le Fitter ne peut pas placer la broche logique dans la région (x, y) à (x, y), à laquelle elle est limitée, car il n’y a pas d’emplacement valide dans la région pour la logique de ce type.

    Infos (14596) : informations sur le ou les composants défectueux :

    Informations (175028) : nom de la broche : nom de la broche <pin>

    Erreur (16234) : aucun emplacement légal n’a pu être trouvé sur un ou plusieurs lieux considérés. Les raisons pour lesquelles chaque emplacement n’a pas pu être utilisé sont résumées ci-dessous :

    Erreur (175005) : impossible de trouver un emplacement avec : OCT_CAL_BLOCK_ID de [n] (1 emplacement affecté)

    Informations (175029) : numéro <Pin>

    Info (175015) : le nom de la pastille d’E/S <pin> est limité à l’emplacement <pin> en raison des contraintes de localisation de l’utilisateur (numéro <Pin>)

    Info (14709) : la pastille d’E/S limitée est contenue dans cette broche

    Cela peut se produire si la broche se trouve dans une banque d’E/S 3V. Les banques d’E/S 3V prennent uniquement en charge l’OCT sans calibrage.

    Pour plus de détails sur les banques qui sont des E/S de 3 V et qui sont des LVDS, consultez le manuel Intel® Arria® 10 Cœur Fabric et les E/S d’usage général, section 5.4.1

    Résolution

    Pour éviter cette erreur, déplacez la broche sur une banque LVDS ou utilisez l’OCT sans calibrage.

    Ce problème est résolu à partir de la version 18.1 du logiciel Intel® Quartus® Prime Pro/Standard Edition.

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Arria® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.