ID de l'article: 000080351 Type de contenu: Dépannage Dernière révision: 02/04/2020

Pourquoi la rom Fmax de Intel Stratix famille de périphériques 10 signalée par Timing Analyzer est-elle différente de la fiche technique ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans la version 19.4 et antérieure du logiciel Prime Pro Edition Intel® Quartus®, le fichier Fmax de compilation > l’analyseur de synchronisation > lent modèle 900 mV 100C > résumé Fmax est différent de la fiche technique Intel® Stratix® 10.

    Par exemple, à la page 34 de la fiche technique du Intel® Stratix® 10, les spécifications des blocs de mémoire 31 pour Intel Stratix 10 périphériques montrent que les performances de la ROM (MLAB) sont de 667 MHz pour un périphérique -E3V alors qu’elles sont signalées comme « 400 MHz » dans Intel® Quartus® version 19.4 et eariler du logiciel Prime Pro Edition.

    Résolution

    Reportez-vous à la fiche technique Intel® Stratix® 10 périphériques pour obtenir les caractéristiques techniques correctes.

    Ce problème est résolu à partir de la version 20.1 du logiciel Intel® Quartus® Prime Pro Edition.

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Stratix® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.