ID de l'article: 000080176 Type de contenu: Dépannage Dernière révision: 22/07/2014

Pourquoi ne puis-je pas simuler le compilateur IP Arria II pour PCI Express dans Quartus 13.1 ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

La prise en charge de HardCopy® IV et Stratix® II a été supprimée de la version 13.1. Il est possible que vous voyiez une erreur telle que celle ci-dessous :

# ** Erreur : (vlog-7) Échec de l’ouverture du fichier de l’unité de conception « /tools/acds/13.1/162/linux64/quartus/eda/sim_lib/stratixiigx_hssi_atoms.v » en mode lecture.

Dans Quartus® II 13.1, vous devez modifier les scripts de simulation comme détaillés ci-dessous.

Résolution

Le fichier runtb.do doit être modifié :

Remplacer

stratixiigx_hssi_ver vlib
stratixiigx_hssi_ver stratixiigx_hssi_ver vmap
vlog -stratixiigx_hssi_ver/eda/sim_lib/stratixiigx_hssi_atoms.v
vlog -work stratixiigx_hssi_ver /libraries/megafunctions/alt2gxb.v

Avec

stratixiigx_hssi_ver vlib
stratixiigx_hssi_ver stratixiigx_hssi_ver vmap
vlog -work stratixiigx_hssi_ver stratixiigx_hssi_atoms.v
vlog -work stratixiigx_hssi_ver alt2gxb.v

Supprimer ou commenter :

hardcopyiv_hssi_ver vlib
hardcopyiv_hssi_ver hardcopyiv_hssi_ver vmap
hardcopyiv_hssi hardcopyiv_hssi_ver vmap
vlog -hardcopyiv_hssi/eda/sim_lib/hardcopyiv_hssi_atoms.v

hardcopyiv_pcie_hip_ver vlib
hardcopyiv_pcie_hip_ver hardcopyiv_pcie_hip_ver vmap
hardcopyiv_pcie_hip hardcopyiv_pcie_hip_ver vmap
vlog -hardcopyiv_pcie_hip/eda/sim_lib/hardcopyiv_pcie_hip_atoms.v

Supprimer ou commenter les références hardcopyiv de

eval vsim -stratixiigx_hssi_ver -t ps -L altera_mf_ver -L lpm_ver -L sgate_ver -L stratixiigx_hssi_ver -L stratixiv_hssi_ver -L stratixiv_pcie_hip_ver -L arriaii_hssi_ver -L arriaii_pcie_hip_ver -L arriaiigz_hssi_ver -L arriaiigz_pcie_hip_ver -L cycloneiv_hssi_ver -L cycloneiv_pcie_hip_ver -L hardcopyiv_hssi_ver -L hardcopyiv_pcie_hip_ver PCIE_JAVA_STR_RPL_TOP_chaining_testbench

À

eval vsim -stratixiigx_hssi_ver -t ps -L altera_mf_ver -L lpm_ver -L sgate_ver -L stratixiigx_hssi_ver -L stratixiv_hssi_ver -L stratixiv_pcie_hip_ver -L arriaii_hssi_ver -L arriaii_pcie_hip_ver -L arriaiigz_hssi_ver -L arriaiigz_pcie_hip_ver -L cycloneiv_hssi_ver -L cycloneiv_pcie_hip_ver -L PCIE_JAVA_STR_RPL_TOP_chaining_testbench

où PCIE_JAVA_STR_RPL_TOP_chaining_testbench est le nom de votre top_chaining_testbench

Ce problème sera résolu dans une version ultérieure du logiciel Quartus II.

Produits associés

Cet article concerne 1 produits

FPGA Arria® II GX

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.