ID de l'article: 000079982 Type de contenu: Messages d'erreur Dernière révision: 15/04/2015

Avertissement critique (21196) : vous recevrez cet avertissement critique pour l’instance IP DSI (Serial Digital Interface) II en raison de la connexion inappropriée de l’entrée d’horloge parallèle de l’émetteur (tx_pclk).

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Vous recevrez l’avertissement critique ci-dessous pour l’instance IP Serial Digital Interface (SDI) II en raison de la connexion incorrecte de l’entrée d’horloge parallèle de l’émetteur (tx_pclk).

 

Avertissement critique (21196) : Source de Coreclk de l’atom HSSI 8G TX PCS |altera_xcvr_native_av:u_phy|av_xcvr_native:gen_native_inst.av_xcvr_native_insts[0].gen_bonded_group_native.av_xcvr_native_inst|av_pcs:inst_av_pcs|av_pcs_ch:ch[0].inst_av_pcs_ch|av_hssi_8g_tx_pcs_rbc : inst_av_hssi_8g_tx_pcs|wys n’a pas la même source de 0 ppm concernant l’horloge interne du PCS en raison du fait que l’entrée du cœur du canal de l’émetteur n’est pas connectée.

Résolution

Pour éviter cet avertissement critique, l’entrée d’horloge parallèle (tx_pclk) de l’IP SDI II doit être pilotée par le signal de sortie de l’horloge PLL pour l’émetteur-récepteur dur (tx_clkout) comme indiqué dans le Guide de l’utilisateur IP SDI II (Lien).

Produits associés

Cet article concerne 1 produits

Circuits programmables Intel®

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.