ID de l'article: 000079878 Type de contenu: Dépannage Dernière révision: 28/08/2012

Pourquoi puis-je voir des erreurs de bit sur le canal RX 0 du bloc émetteur-récepteur GXBL1 lorsque j’affirme le signal gxb_powerdown du bloc d’émetteur-récepteur GXBL0 lors de l’utilisation Cyclone® périphériques IV GX EP4CGX150 et EP4CGX75 ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Il est possible que vous voyiez des erreurs binaires sur le canal RX 0 du bloc émetteur-récepteur GXBL1 lorsque vous dés-affirmez le signal gxb_powerdown du bloc d’émetteur-récepteur GXBL0 lors de l’utilisation de Cyclone® périphériques IV GX EP4CGX150 et EP4CGX75 en raison d’un couplage à l’intérieur du périphérique.

Les conceptions susceptibles d’être affectées sont les suivantes :

  • Cyclone périphériques IV GX EP4CGX150 et EP4CGX75 qui utilisent des banques d’émetteurs-récepteurs GXBL0 et GXBL1
  • Le canal RX 0 de la banque d’émetteur-récepteur GXBL1 est utilisé
  • TX Channel 3 dans la banque d’émetteur-récepteur GXBL0 est utilisé
  • Les signaux gxb_powerdown des banques d’émetteurs-récepteurs GXBL0 et GXBL1 sont contrôlés indépendamment.

Il est possible que les conceptions affectées doivent être resynchronisées.

Résolution

Pour contourner ce problème, n’utilisez pas le signal gxb_powerdown pour la banque d’émetteurs-récepteurs GXBL0. Vous pouvez plutôt faire valoir les signaux pll_areset, tx_digitalreset, rx_analogreset et rx_digitalreset .

Produits associés

Cet article concerne 3 produits

FPGA Cyclone®
FPGA Cyclone® IV
FPGA GX Cyclone® IV

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.