ID de l'article: 000079587 Type de contenu: Dépannage Dernière révision: 04/11/2013

ECC non activé dans Cyclone les périphériques HPS SoC V

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    Ce problème affecte les produits DDR2, DDR3 et LPDDR2.

    Pour les interfaces du contrôleur mémoire dure HPS dans Cyclone SoC V Périphériques HPS, largeurs d’interface de 24 (16 plus ECC) et 40 (32 plus ECC) ne sont pas pris en charge, car le générateur de préchargeurs ne prend pas en charge activer ECC.

    Résolution

    La solution à ce problème est d’utiliser l’interface non ECC largeurs de 8, 16 ou 32.

    Ce problème sera résolu dans une version ultérieure.

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Cyclone® V

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.