ID de l'article: 000079572 Type de contenu: Dépannage Dernière révision: 09/04/2014

Quelle est la séquence de réinitialisation des émetteurs-récepteurs GX à haut débit en perte de conditions de liaison dans les familles de périphériques GX/GT/GZ Altera ?

Environnement

  • Réinitialiser
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Les manuels d’appareil fournissent des séquences de réinitialisation de l’initialisation de l’émetteur-récepteur à haut débit pendant l’aérçage de liaison. Cette solution répond à la séquence de réinitialisation en cas de perte de conditions de liaison.

    La perte de liaison peut se produire en raison de la perte de la source d’horloge de référence locale ou de la perte de la liaison en raison d’un câble débranché. D’autres conditions défavorables comme la perte d’alimentation pourraient également entraîner la perte du signal de l’autre partenaire de liaison/périphérique.

    Perte d’une condition REFCLK locale (ou autre horloge de référence):

    Si l’entrée de l’horloge de référence locale devient désactivée ou instable, suivez les étapes suivantes.

    • Moniteur pll_locked signal.  Pll_locked s’affirme si la source d’horloge de référence locale n’est pas disponible. 
    • Pll_locked l’horloge de référence indique une horloge de référence stable, car TX PLL se verrouille à l’horloge entrante.  Vous pouvez suivre la séquence de réinitialisation appropriée fournie dans le manuel de l’appareil, à partir de pll_locked assurant.

    Perte de liaison en raison d’un câble débranché ou d’un arrêt à distance :

    Utilisez une ou plusieurs des méthodes suivantes pour identifier si le partenaire de liaison est un ou plusieurs de ces partenaires.

    1. La détection des signaux est disponible dans les modes PCIe et Basic.  Vous pouvez surveiller le signal rx_signaldetect en tant qu’indicateur de perte de liaison. rx_signaldetect l’affirmeront, à mesure que le partenaire du lien reviendra.

    2. Vous pouvez mettre en œuvre un détecteur PPM dans le cœur de l’appareil pour les modes qui ne possèdent pas de détection de signal pour surveiller la liaison. Le détecteur PPM vous aidera à déterminer si le lien est ordique.

    3. La corruption des données ou l’état de débordement/de sous-flux de la phase RX de la phase RX dans la logique de l’utilisateur peuvent indiquer une perte d’état de la liaison.

    Une des séquences de réinitialisation suivantes doit être appliquée après la perte de détection de liaison à partir des méthodes décrites ci-dessus.

    1. Pour le mode de verrouillage CDR automatique :

    • Moniteur rx_freqlocked signal.  La perte de liaison entraîne la dés affirmation de rx_freqlocked, lorsque le CDR revient en mode De verrouillage à données (LTD).
    • Affirmez rx_digitalreset.
    • Il est possible que rx_freqlocked bascule au fil du temps, alors que le CDR passe entre les modes de verrouillage à référence (LTR) et de verrouillage à données (LTD).
    • L’affirmation de rx_digitalreset, après rx_freqlocked est élevée pour un temps égal à tLTD_Auto (voir fiche technique).

    Remarque : cette étape ne s’applique pas à Cyclone® Périphériques IV GX, en raison de différences fonctionnelles.  rx_freqlocked ne doit pas être utilisée comme indicateur de verrouillage des données (LTD) CDR.  Pour les dispositifs Cyclone IV GX, un détecteur PPM doit être mis en œuvre dans la logique de l’utilisateur afin de déterminer la présence de la liaison et d’une horloge récupérée stable, avant de s’autodéférencer du rx_digitalreset.

    • Si rx_freqlocked diminue à un moment quelconque, affirmez à nouveau rx_digitalreset.
    • Si la corruption des données ou l’état de débordement/de sous-flux de la phase RX de la phase RX est observée dans la logique de l’utilisateur, affirmez rx_digitalreset pour 2 cycles d’horloge parallèles, puis dés-affirmez.

    Cette solution peut violer certaines des exigences spécifiques au protocole.  Dans ce cas, vous pouvez utiliser l’option de verrouillage CDR manuel.

    2. En mode de verrouillage CDR manuel, rx_freqlocked signal n’est pas disponible. Lorsque vous détectez un lien mort, suivez les étapes suivantes :

    • Passez au mode de verrouillage à référence (LTR)
    • Affirmez rx_digitalreset.
    • Attendez que rx_pll_locked passe haut
    • Lorsque vous détectez des données entrantes sur les broches de réception (comme décrit précédemment), passez en mode de verrouillage aux données (LTD).
    • Attendre tLTD_Manual durée (voir fiche technique).
    • Affirmation de l’rx_digitalreset.

    Produits associés

    Cet article concerne 8 produits

    FPGA Stratix® II GX
    FPGA Stratix® II GT
    Périphériques ASIC HardCopy™ IV GX
    FPGA Arria® GX
    FPGA Stratix® II GX
    FPGA Arria® II GX
    FPGA Arria® II GZ
    FPGA GX Cyclone® IV

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.