ID de l'article: 000079271 Type de contenu: Dépannage Dernière révision: 25/09/2014

Le guide de l’utilisateur de la fonction MegaCore streaming SerialLite III omet deux signaux

Environnement

    Édition d'abonnement Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problème critique

Descriptif

Le guide de l’utilisateur de la fonction MegaCore Streaming SerialLite III v14.0 omet à tort la mention des deux signaux suivants.

reconfig_to_xcvr

  • Entrée
  • Largeur : source de cœur IP et de cœur IP duplex : 140 x N ; IP de dissipateur cœur : 70 x N.
  • Domaine d’horloge : phy_mgmt_clk
  • Description : entrée de reconfiguration dynamique pour l’émetteur-récepteur dur dans Arria V GX et Stratix des périphériques V. N désigne le nombre de voies.

reconfig_from_xcvr

  • Sortie
  • Largeur : source de cœur IP et de cœur IP duplex : 92 x N ; IP de dissipateur cœur : 46 x N.
  • Domaine d’horloge : phy_mgmt_clk
  • Description : sortie de reconfiguration dynamique pour l’émetteur-récepteur dur dans Arria V GX et Stratix des périphériques V. N désigne le nombre de voies.
Résolution

Ce problème n’a aucune solution de contournement. Si votre streaming SerialLite III La variation du cœur IP cible un périphérique Arria V GX ou un périphérique Stratix V, vous devez vous assurer de connecter ces deux signaux dans votre conception.

Ce problème est résolu dans la version 14.0 Arria 10 Édition de l’Interface SerialLite Guide de l’utilisateurde la fonction MegaCore III de streaming .

Produits associés

Cet article concerne 1 produits

Circuits programmables Intel®

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.