Oui, il existe des recommandations de placement lorsque vous utilisez plusieurs atx PLL qui fonctionnent à la même fréquence de VCO dans Arria® V GZ et les émetteurs-récepteurs Stratix® V.
Pour des performances PLL ATX optimales, vous devez vous assurer qu’aucun des deux plL ATX qui fonctionnent à la même fréquence de VCO ne sont adjacents les uns aux autres. Cette recommandation s’applique aux LP ATX adjacents qui se trouvent dans la même banque d’émetteur-récepteur et aux LPP ATX adjacents aux banques d’émetteurs-récepteurs voisins.
Un exemple de fichier des paramètres logiciels Quartus® II (.qsf) pour le placement des PLL ATX est le suivant.
set_location_assignment LCPLL_X0_Y33_N57 à « test_phy:phy|altera_xcvr_native_sv:test_phy_inst|sv_xcvr_plls:gen_native_inst.xcvr_native_insts[0].gen_bonded_group_plls.gen_tx_plls.tx_plls|pll[0].pll.atx_pll.tx_pll »
Vous pouvez déterminer les coordonnées PLL ATX en inspectant le planeur de sol du logiciel Quartus II.