Problème critique
Ce problème affecte DDR2, DDR3, LPDDR2, RLDRAM II, RLDRAM 3 et les produits QDR II.
Dans la version 13.0 et antérieure, il existe une petite possibilité
que l’étalonnage peut entrer dans une boucle sans fin et ne pas s’effectuer,
suivent des indyls récidits de global_reset_n
ou soft_reset_n
.
Il s’agit d’un échec très peu probable. Une instance typique de cette
la défaillance est marquée par une conception qui se comporte normalement jusqu’à ce qu’elle se répète
350 global_reset_n
000 000 000 soft_reset_n
et devient ensuite rétif. Le kit d’outils de débogage EMIF ne peut pas se connecter
à la conception non réactive. La reprogrammation du fichier d’objets SRAM(.sof)restaure
réactivité à la conception.
Si vous rencontrez un des étalonnages les plus courants suivants défaillances, elles ne sont probablement pas dues à ce problème :
- l’étalonnage ne s’est jamais terminé avec succès
- Les marges d’étalonnage sont petites et d’étalonnage occasionnellement Échoue
- la conception réussit l’étalonnage, mais des erreurs de données occasionnelles se produisent lors de l’exécution de la conception
- l’étalonnage aurait été effectué avec succès, mais la conception ne fonctionne pas
Si vous pensez avoir rencontré cet échec, ou pour plus informations, reportez-vous à la solution de base de connaissances suivante : rd05212013_358
Ce problème est résolu dans les versions 12.1sp1dp6 et 13.0dp1 et dans toutes les versions ultérieures.