ID de l'article: 000078969 Type de contenu: Dépannage Dernière révision: 23/01/2015

Pourquoi ai-je une fréquence de tx_outclock incorrecte lors de la simulation d’une Altera IP LVDS soft avec MAX 10 périphériques ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème connu dans les versions 14.1 et antérieures du logiciel Quartus® II, il est possible que vous constatiez une fréquence d’tx_outclock incorrecte lors de la simulation de l’IP LVDS soft Altera® avec MAX® 10 périphériques.

     

    Résolution

    Ce problème connu affecte uniquement le comportement de simulation et devrait être résolu dans la prochaine version du logiciel Quartus II.

    Produits associés

    Cet article concerne 1 produits

    FPGA Intel® MAX® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.