ID de l'article: 000078787 Type de contenu: Messages d'erreur Dernière révision: 14/11/2013

Avertissement critique (10169) : avertissement HDL Verilog à alt_mem_ddrx_controller.v(495) : les déclarations de port et de données concernant les ports réseau « afi_rrank » et « afi_wrank » ne spécifient pas la même plage pour chaque dime...

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif Il est possible que vous voyiez cet avertissement critique lors de la mise en œuvre d’une interface DDR2 SDRAM à l’aide du contrôleur hautes performances SDRAM II DDR2 avec ALTMEMPHY IP version 12.0. Les déclarations de taille des ports et des ports ne correspondent pas en raison du fait que le afi_rrank afi_wrank paramètre n’est pas transmis correctement. Cependant, cela n’affectera pas la fonctionnalité car afi_rrank et ne sont pas afi_wrank utilisés dans le contrôleur DDR2.
    Résolution

    Ce problème a été résolu avec les versions 12.1 et ultérieures du logiciel Quartus II.

    Produits associés

    Cet article concerne 10 produits

    FPGA Arria® II GX
    FPGA Cyclone® III
    FPGA Cyclone® III LS
    FPGA Cyclone® IV E
    FPGA GX Cyclone® IV
    FPGA Stratix® III
    FPGA Stratix® IV E
    FPGA Stratix® II GT
    FPGA Stratix® II GX
    FPGA Arria® II GZ

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.