Pendant la compilation dans la version 11.1 SP2 du logiciel Quartus® II, l’IP souple EDCRC est insérée pour les périphériques V GX ES Arria®. Cette IP soft contient un agent de dissipateur interne qui ne possède pas de modèle de simulation. En conséquence, les fichiers de netlist de simulation au niveau de la porte de sortie VHDL (.vho) et Verilog HDL (.vo) peuvent ne pas compiler avec succès dans le logiciel ModelSim. Il est possible que vous voyiez les erreurs suivantes :
Error: ModelSim Error: # ** Error: <design>.vho(<line number>): (vcom-1035) Formal port "ntrst" has OPEN or no actual associated with it.
Error: ModelSim Error: # ** Error: <design>.vho(<line number>): (vcom-1035) Formal port "tdoutap" has OPEN or no actual associated with it.
Error: ModelSim Error: # ** Error: <design>.vho(<line number>): (vcom-1141) Identifier "arriav_oscillator" does not identify a component declaration.
Un correctif est disponible pour contourner cette limitation dans la version 11.1 SP2 du logiciel Quartus II. Téléchargez et installez le correctif 2.12 à partir du lien approprié ci-dessous. Après l’installation du correctif, vous pouvez utiliser une variable dans le fichier quartus.ini dans le répertoire de votre projet pour contrôler la compilation. Pour générer une netlist de simulation au niveau du portail, créez ou modifiez un fichier quartus.ini dans votre répertoire de projet et ajoutez la ligne suivante :
sgn_add_av_es_soft_ip=off
Cette variable désactive l’insertion automatique de l’IP logicielle EDCRC et permet au fichier netlist de simulation au niveau du portail de compiler avec succès dans le logiciel ModelSim. Cependant, les fichiers de programmation ne seront pas générés. Pour générer des fichiers de programmation, vous devez supprimer la variable dans le fichier quartus.ini . Téléchargez le correctif suivant :