ID de l'article: 000078575 Type de contenu: Dépannage Dernière révision: 30/06/2014

Le maximum de valeurs en lecture en attente pour le croisement des ponts d’horloge pour les conceptions migrées de SOPC Builder à Qsys peut entraîner une erreur de mémoire

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    Dans un modèle migré de SOPC Builder à Qsys, l’horloge le pont à croisement peut être paramétré avec un grand maximum en attente lit la valeur. La valeur maximale pousse Qsys à tenter de générer une mémoire tampon FIFO très profonde dans l’interconnexion, pouvant entraîner dans une erreur hors mémoire.

    Résolution

    Ce problème est résolu dans la version du logiciel Quartus® II 14.0.

    Pour éviter la création d’un tampon FIFO très profond dans les précédents versions du logiciel Quartus II, effectuez les étapes suivantes :

    1. Instantiatez un pont de pipeline qui possède le même paramétrage pour l’adresse, la largeur des données et le sursaut maximal taille avant le pont d’horloge, puis désactivez la tuyauterie. Cela garantit qu’aucune logique n’est générée entre le pont du pipeline et le pont de croisement d’horloges.
    2. Définissez la valeur maximale des transactions en lecture en attente de pipeline jusqu’à 32 maximum. Cela limite la mémoire tampon FIFO profondeur à la valeur spécifiée.

    Produits associés

    Cet article concerne 1 produits

    Circuits programmables Intel®

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.