Vous pouvez voir l’erreur d’ajustement logiciel Quartus® II ci-dessus lors de la mise en place d’un canal d’émetteur-récepteur avec PCS standard activé dans les canaux Ch1 et Ch2 de GXB_L0 et GXB_R0 sur les périphériques Arria® V GX, SX, GT et ST.
L’erreur se produit lorsque l’option « Enable rx_pma_clkout port » (Activer port) est activée dans l’IP Arria V Native PHY.
En raison des limitations des périphériques Arria® V GX, SX, GT et ST, l’horloge récupérée en parallèle à partir du CDR et du désérialiseur ne peut pas être acheminée vers l’infrastructure FPGA.
Pour contourner ce problème, vous devez désélectionner l’option « Activer le port rx_pma_clkout » dans l’IP PHY native.