Avertissement critique (18234) : LES ATX :xcvr_atx_pll_a10_0|a10_xcvr_atx_pll:a10_xcvr_atx_pll_inst|twentynm_atx_pll_inst et :xcvr_atx_pll_a10_0|a10_xcvr_atx_pll:a10_xcvr_atx_pll_inst|twentynm_atx_pll_inst sont de 0 PLL ATX séparés. Pour les fréquences VCO ATX PLL comprises entre 7,2 GHz et 11,4 GHz, lorsque deux PLL ATX fonctionnent à la même fréquence de VCO (à moins de 100 MHz), ils doivent être placés à 6 PLL ATX.
Il est possible que vous rencontriez les avertissements critiques ci-dessus si votre conception Intel® Arria® 10 comprend deux instances PLL ATX ou plus fonctionnant à la même fréquence de VCO (à moins de 100 Mhz).
Pour contourner ce problème, vous pouvez placer manuellement les instances PLL ATX fonctionnant à la même fréquence de VCO (dans un intervalle de 100 MHz) de telle sorte que l’espacement minimum spécifié dans le message d’avertissement critique soit rempli.
Voici un exemple de contrainte QSF.
set_location_assignment HSSIPMALCPLL_1DB à : xcvr_atx_pll_a10_0|a10_xcvr_atx_pll:a10_xcvr_atx_pll_inst|twentynm_atx_pll_inst
Vous pouvez trouver les coordonnées ATX PLL à partir du Intel® Quartus® planificateur de puces logicielles Prime.