ID de l'article: 000078110 Type de contenu: Dépannage Dernière révision: 08/01/2015

Pourquoi ai-je un Fmax lent pour Nios II système dans Arria V (famille non GZ) ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • Processeur Intel® Nios® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Lorsque l’utilisateur choisit l’implémentation de « Bloc DSP » comme type de multiplication matérielle pour Nios® II, il est possible que les performances Fmax soient plus lentes dans Nios II système. Cela s’explique par le fait que la famille Arria® V (non GZ) ne prend pas en charge la multiplication 32 bits dans sa logique de multiplicateur dur, ce qui entraîne l’activation instantanée d’autres EL. Le multiplicateur dur ainsi que les EL supplémentaires créeront un chemin critique dans Nios II.

    Résolution

    Les utilisateurs peuvent passer à l’implémentation « Logic Elements » ou « None » comme type de multiplication de matériel pour Nios II si le code de l’application n’a pas besoin d’instructions de multiplication.

    Produits associés

    Cet article concerne 5 produits

    FPGA Arria® V GT
    FPGA et FPGA SoC Arria® V
    FPGA Arria® V GX
    FPGA SoC Arria® V ST
    FPGA SoC Arria® V SX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.