ID de l'article: 000077721 Type de contenu: Dépannage Dernière révision: 02/09/2012

Pourquoi la latence CAS de 2 ou 2.5 n’est-elle pas prise en charge pour altmemphy DDR SDRAM ou contrôleur hautes performances DDR SDRAM ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

La raison pour laquelle la latence CAS inférieure à 3 n’est pas prise en charge pour altmemphy DDR SDRAM et DDR SDRAM High Performance Controller est due au chemin logique post-améble ayant un minimum de latence d’activation de la sortie d’adresse au temps dqs. Sur Stratix® II, Stratix III, Stratix IV et Arria® Cette latence est trop longue pour les périphériques GX et Arria II GX et nécessite donc une latence CAS supérieure à 2 ou 2.5 pour fonctionner de manière fiable. Il n’existe aucun correctif/solution pour mettre en œuvre la latence CAS de 2 ou 2.5.

Vous devrez définir une latence CAS de 3, même pour des vitesses plus faibles.

Produits associés

Cet article concerne 8 produits

FPGA Arria® GX
FPGA Stratix® II GX
FPGA Stratix® II
FPGA Stratix® II GX
FPGA Stratix® III
FPGA Arria® II GX
FPGA Stratix® II GT
FPGA Stratix® IV E

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.