ID de l'article: 000077633 Type de contenu: Dépannage Dernière révision: 04/03/2015

Pourquoi ma conception JESD204B en Arria V génère-t-elle un « Avertissement critique » (21196) 0 PPM : source de coreclk provenant de HSSI 8G... pendant le processus d’installation de Quartus II ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans la version 13.1 du logiciel Quartus® II, lors de la mise en œuvre d’une conception JESD204B dans la famille Arria® V, l’avertissement critique (21196) est généré lors du processus du fitter Quartus II, indiquant que les horloges PCS n’ont pas de relation 0 PPM concernant l’horloge de liaison. Un exemple de tel avertissement est illustré ci-dessous :

    Avertissement critique (21196) : Source de coreclk d’atom HSSI 8G RX PCS

    :inst_av_hssi_8g_rx_pcs|wys ne possède pas la même source de 0 PPM en ce qui concerne l’horloge interne, car l’entrée de cœur du récepteur n’est pas pilotée par lelkout rx de son propre canal

    Résolution

    Assurez-vous que le cœur IP JESD204B txlink_clk Et pll_ref_clk (variante de l’émetteur) ou tx_pll_ref_clk (variante duplex) a une relation d’horloge 0 PPM ;  assurez-vous que le cœur IP JESD204B rxlink_clk Et pll_ref_clk (variante du récepteur) ou rx_pll_ref_clk (variante duplex) a une relation d’horloge 0 PPM. L’une de ces implémentations consiste à utiliser l’horloge de liaison à l’aide de la PLL du cœur, comme le montre la Figure 4-8 du Guide de l’utilisateur du cœur IP JESD204B.

    Une fois que la conception du sous-système JESD204B est entièrement fonctionnelle, pour contourner cet avertissement critique, ajoutez la cession .qsf suivante à chaque broche d’émetteur-récepteur pour éliminer ces avertissements critiques :

    set_instance_assignment nom GXB_0PPM_CORECLK activé à < nom de l’émetteur-récepteur>

    Exemple: set_instance_assignment nom GXB_0PPM_CORECLK activé -à rx_serial_data[0]

    Produits associés

    Cet article concerne 5 produits

    FPGA Arria® V GX
    FPGA Arria® V GZ
    FPGA SoC Arria® V SX
    FPGA Arria® V GT
    FPGA SoC Arria® V ST

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.