En raison d’un problème dans la version 13.1 du logiciel Quartus® II, lors de la mise en œuvre d’une conception JESD204B dans la famille Arria® V, l’avertissement critique (21196) est généré lors du processus du fitter Quartus II, indiquant que les horloges PCS n’ont pas de relation 0 PPM concernant l’horloge de liaison. Un exemple de tel avertissement est illustré ci-dessous :
Avertissement critique (21196) : Source de coreclk d’atom HSSI 8G RX PCS
:inst_av_hssi_8g_rx_pcs|wys ne possède pas la même source de 0 PPM en ce qui concerne l’horloge interne, car l’entrée de cœur du récepteur n’est pas pilotée par lelkout rx de son propre canal
Assurez-vous que le cœur IP JESD204B txlink_clk Et pll_ref_clk (variante de l’émetteur) ou tx_pll_ref_clk (variante duplex) a une relation d’horloge 0 PPM ; assurez-vous que le cœur IP JESD204B rxlink_clk Et pll_ref_clk (variante du récepteur) ou rx_pll_ref_clk (variante duplex) a une relation d’horloge 0 PPM. L’une de ces implémentations consiste à utiliser l’horloge de liaison à l’aide de la PLL du cœur, comme le montre la Figure 4-8 du Guide de l’utilisateur du cœur IP JESD204B.
Une fois que la conception du sous-système JESD204B est entièrement fonctionnelle, pour contourner cet avertissement critique, ajoutez la cession .qsf suivante à chaque broche d’émetteur-récepteur pour éliminer ces avertissements critiques :
set_instance_assignment nom GXB_0PPM_CORECLK activé à < nom de l’émetteur-récepteur>
Exemple: set_instance_assignment nom GXB_0PPM_CORECLK activé -à rx_serial_data[0]