Pour les périphériques Stratix II, le VCCIO pour les banques d’E/S côté (1, 2, 5, 6) utilisant des entrées ou des sorties LVDS nécessite 2,5 V.
Les broches d’entrée d’horloge des banques supérieures/inférieures (3, 4, 7, 8) utilisent VCCINT, de sorte que le VCCIO peut être différent pour prendre en charge d’autres normes d’E/S sur ces banques (le Quartus® II par défaut est 3.3V).
Les broches de sortie PLL sur les bancs 9, 10, 11 et 12 nécessitent 3,3V VCCIO pour piloter les signaux LVDS.