ID de l'article: 000077575 Type de contenu: Dépannage Dernière révision: 15/11/2011

SDI avec multiplexer d’horloge de l’émetteur activé échoue la compilation dans le logiciel Quartus II en raison de paramètres de contrainte manquants

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    Le testbench de simulation pour SOPC Builder a généré des variations du compilateur IP pour PCI Express a le test_in[5] bit défini sur 0 par défaut. Cependant, la valeur par défaut correcte est 1.

    La valeur par défaut de 0 permet au compilateur IP de PCI Express pour entrer en mode de test de conformité.

    Résolution
    1. Outils > Open Quartus II > scripts Tcl
    2. Sélectionnez contrainte de conception .tcl et ouvrez
    3. Modifiez le fichier en ajoutant les lignes suivantes :
    set_instance_assignment -name IO_STANDARD”1.5-V PCML” -to tx_serial_refclk1 set_instance_assignment -name IO_STANDARD”1.5-V PCML” -to tx_serial_refclk
    • Exécuter et compiler
    État de la solution

    Ce problème sera résolu dans une version ultérieure du megacore SDI Fonction.

    Produits associés

    Cet article concerne 1 produits

    Circuits programmables Intel®

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.