Vous pouvez estimer la puissance de PLL du canal E-Tile de l’émetteur-récepteur pour Intel Stratix les périphériques 10 TX, MX et DX dans l’outil Intel Quartus PTC Prime en ajoutant une ligne « Émetteur uniquement » sur la page « Émetteur » du PTC.
Les trois exemples suivants montrent comment configurer le PTC pour vos exigences de distribution E-Tile souhaitées.
PLL de canal E-Tile configurée pour : horloge de référence = 200 MHz, pll_clkout1 = 800 MHz, pll_clkout2 = 400 MHz,
Mode de fonctionnement, débit de données (Mbit/s), largeur numérique/analogique, mode d’alimentation, FEC, EHIP, modulation, fréquence numérique, #Refclks, Refclk Freq, VOD
Émetteur uniquement, 12800, 16 alimentation normale, dérivation, dérivation, NRZ, 0, 1, 200, 0
PLL de canal E-Tile configuré pour : horloge de référence = 125 MHz, pll_clkout1 = 500 MHz, pll_clkout2 = 250 MHz,
Mode de fonctionnement, débit de données (Mbit/s), largeur numérique/analogique, mode d’alimentation, FEC, EHIP, modulation, fréquence numérique, #Refclks, Refclk Freq, VOD
Émetteur uniquement, 8000, 16, alimentation normale, dérivation, dérivation, NRZ, 0, 1, 125, 0
PLL de canal E-Tile configuré pour : horloge de référence = 307,2 MHz, pll_clkout1 = 491,52 MHz, pll_clkout2 = 245,76 MHz,
Mode de fonctionnement, débit de données (Mbit/s), largeur numérique/analogique, mode d’alimentation, FEC, EHIP, modulation, fréquence numérique, #Refclks, Refclk Freq, VOD
Émetteur uniquement, 19660.8, 40, alimentation normale, dérivation, dérivation, NRZ, 0, 1, 307.2, 0
Vous pouvez également créer instantanément une IP PHY émetteur-récepteur E-Tile en mode PLL dans votre projet Intel Quartus Prime, compiler le projet et afficher la configuration dans le PTC.
Ces informations seront ajoutées à une future révision du Guide de l’utilisateur Intel FPGA Power and Thermal Calculator.