ID de l'article: 000077414 Type de contenu: Dépannage Dernière révision: 20/10/2016

Pourquoi mon récepteur simplex Intel® Stratix® 10 FPGA tuile L a-t-il une faible tolérance de gigue alors qu’aucun émetteur n’est utilisé pour ce canal?

Environnement

  • Intel® Quartus® Prime Standard Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans la version 16.1.2 ES du logiciel Intel® Quartus® Prime et dans le code d’étalonnage antérieur, votre récepteur simplex de périphérique Intel Intel® Stratix® 10 peut avoir une faible tolérance de gigue lorsqu’aucun émetteur n’est utilisé dans ce canal.

    Résolution

    Pour contourner ce problème, vous pouvez instancier un émetteur-récepteur TX simplex et le fusionner dans le même canal que l’émetteur-récepteur RX simplex.

    Une fois l’étalonnage terminé, vous pouvez écrire un 0x10F de décalage d’adresse de 1'b0 pour arrêter le basculement de l’horloge du sérialiseur TX et économiser de l’énergie. Si le recalibrage en mode utilisateur doit être exécuté à nouveau, vous devez d’abord réactiver le sérialiseur TX en écrivant une valeur de 1'b1 pour adresser le décalage 0x10F.

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Stratix® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.