ID de l'article: 000077377 Type de contenu: Dépannage Dernière révision: 16/08/2017

Pourquoi l’émetteur-récepteur H-Tile PHY natif Intel® Stratix® 10 FPGA IP affiche-t-il une plage de voD Tx incorrecte de la voD Tx ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème avec l’émetteur-récepteur H-Tile Native PHY Intel® Stratix® 10 FPGA IP dans le logiciel Intel® Quartus® Prime Pro Edition version 17.1, la gamme de voD Tx de 0 à 31 est incorrecte. La plage de est de 17 à 31 pour la VOD Tx.

    Résolution

    Pas de plan pour y remédier.

    Produits associés

    Cet article concerne 1 produits

    Intel® Stratix® 10 FPGAs and SoC FPGAs

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.