ID de l'article: 000077313 Type de contenu: Dépannage Dernière révision: 15/08/2019

Pourquoi le signal tx_pma_elecidle sur l’IP PHY PHY 10 ou Cyclone® périphérique 10 GX du Intel® Arria® ne place-t-il pas les broches TX de l’émetteur-récepteur en mode tristate ou avec impedance élevée ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • FPGA Intel® Arria® 10 Cyclone® 10 pour émetteur-récepteur PHY natif
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    L’affirmation du signal tx_pma_elecidle sur l’IP PHY PHY 10 ou 10 GX du Intel Arria Cyclone ou du périphérique 10 GX n’indique pas et ne met pas les broches TX de l’émetteur-récepteur en mode de grand impedance.

    L’affirmation du signal tx_pma_elecidle sur les Intel Arria 10 ou Cyclone ip PHY 10 GX du périphérique 10 GX arrête la transmission des données et fait que le signal de sortie présente la vocm émetteur sur les broches P et N de la paire différentielle.

    La terminaison TX reste connectée au générateur de Vcm lorsque le signal tx_pma_elecidle est signalé.

    Résolution

    Ces informations pourront être ajoutées à une version ultérieure du Guide de l’utilisateur de l’émetteur-récepteur Intel Arria 10 et du Guide de l’utilisateur de l’émetteur-récepteur 10 GX Intel Cyclone.

    Produits associés

    Cet article concerne 2 produits

    FPGA et FPGA SoC Intel® Arria® 10
    FPGA Intel® Cyclone® 10 GX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.