ID de l'article: 000077018 Type de contenu: Dépannage Dernière révision: 04/03/2019

Pourquoi puis-je voir des erreurs ECC sur le DCFIFO même lorsque le débit des données est correct ?

Environnement

    Intel® Quartus® Prime Pro Edition
    FPGA Intel® IP FIFO
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Lorsque vous utilisez le logiciel Intel® Quartus® Prime version 18.1 et versions antérieures avec Intel® Arria® 10 périphériques, il est possible que vous voyiez des erreurs de code de correction d’erreur (ECC) sur le DCFIFO en mode avant lorsque le débit des données est correct.

Cela est dû au fait que l’ECC a été calculé incorrectement avant que les données soient stables.

Résolution

Pour contourner ce problème, assurez-vous que l’erreur ECC n’est échantillonée que lorsque le débit des données est valide ou lorsque le FIFO n’est pas vide.

Ce problème est résolu à partir de la version 19.1 du logiciel Intel® Quartus® Prime Pro/Standard Edition .

Produits associés

Cet article concerne 1 produits

FPGA et FPGA SoC Intel® Arria® 10

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c’est la version anglaise qui prévaut. Afficher la version anglaise de cette page.