ID de l'article: 000076873 Type de contenu: Dépannage Dernière révision: 06/11/2019

Pourquoi le cœur IP du récepteur DisplayPort Intel® FPGA avec option « Enable GPU Control » (Activer le contrôle du GPU) n’accepte-t-il pas les demandes I2C-over-AUX provenant de l’émetteur DisplayPort hôte ?

Environnement

    Intel® Quartus® Prime Pro Edition
    Intel® Quartus® Prime Standard Edition
    FPGA Intel® IP DisplayPort*
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problème critique

Descriptif

En raison d’un problème dans le cœur IP du récepteur Intel® FPGA DisplayPort avant Intel® Quartus® logiciel Prime Pro Edition version 18.1 et avant Intel® Quartus® logiciel Prime Standard Edition version 19.1, le cœur IP du récepteur DisplayPort Intel® FPGA peut ne pas reconnaître les demandes I2C-over-AUX provenant d’un émetteur DisplayPort hôte qui peut entraîner une scénario d’écran noir du système.

Ce problème n’affecte pas le cœur IP du récepteur DisplayPort Intel® FPGA dont l’option « Activer le contrôle du processeur graphique » est cochée.

Résolution

Pour contourner ce problème, activez l’option « Enable GPU Control » (Activer le contrôle du GPU) dans le cœur IP du récepteur DisplayPort Intel® FPGA et utilisez DisplayPort Intel® FPGA Nios II API pour gérer la poignée de main du canal AUX.

Ce problème est résolu à partir du logiciel Intel® Quartus® Prime Standard Edition version 19.1 et du logiciel Intel® Quartus® Prime Pro Edition version 18.1.

Produits associés

Cet article concerne 2 produits

FPGA et FPGA SoC Intel® Arria® 10
FPGA et FPGA SoC Intel® Stratix® 10

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.