ID de l'article: 000076808 Type de contenu: Messages d'erreur Dernière révision: 20/08/2013

Erreur : Makefile:200 : le schéma cible *** ne contient pas de « % ». Arrêter

Environnement

    Édition d'abonnement Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Vous pouvez observer cette erreur lorsque la commande « make » est exécutée à partir d’un shell de commande embarqué Altera SoC Embedded Design Suite (EDS) à partir du Quartus® Ii version 13.0 du logiciel sans installation de l’ARM® Kit d’outils DS-5 Altera Edition.

Résolution

Vous devez installer le Le kit d’outils ARM DS-5 Altera Edition pour utiliser avec succès la commande « make » dans le Quartus® Version 13.0 du logiciel II.

Ce problème est résolu dans la version 13.0sp1 et ultérieure du logiciel Quartus II.

 

Produits associés

Cet article concerne 3 produits

FPGA et FPGA SoC Cyclone® V
FPGA et FPGA SoC Arria® V
FPGA SoC Cyclone® V SE

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.