ID de l'article: 000076670 Type de contenu: Dépannage Dernière révision: 03/07/2019

Pourquoi le cœur IP de deinterlacer II de Intel® FPGA suite de traitement de vidéo et d’image en mode adaptatif du mouvement présente-t-il un suivi du mouvement sous-optimal, ce qui entraîne des artéfacts inférables dans des séquences vidéo...

Environnement

    Intel® Quartus® Prime Pro Edition
    FPGA Intel® IP pour désentrelaceur II (passthrough HDR 4K)
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

En raison d’un problème avec les versions 18.0 et antérieures du logiciel Intel® Quartus® Prime, il est possible que vous rencontriez le problème ci-dessus lors de l’utilisation du cœur IP Deinterlacer II de la suite vidéo et image de Intel® FPGA et de l’image (Image Passig) en mode adaptatif du mouvement sans sélectionner le détecteur 3:2 & 2:2 lors de l’utilisation de la vidéo sur des configurations cinématographiques.

Résolution

Pour contourner ce problème dans les versions 18.0 et antérieures du logiciel Intel® Quartus® Prime, vous pouvez activer la détection de la cadence et le déversage. Ensuite, sélectionnez détecteur 3:2 et 2:2 avec la vidéo sur l’algorithme de film.

Ce problème a été résolu à partir de la Intel® Quartus® logiciel Prime Pro Edition version 18.1.

Produits associés

Cet article concerne 9 produits

FPGA Stratix® V
FPGA Cyclone® IV
FPGA et FPGA SoC Intel® Stratix® 10
FPGA et FPGA SoC Cyclone® V
FPGA Intel® MAX® 10
FPGA et FPGA SoC Intel® Arria® 10
FPGA et FPGA SoC Arria® V
FPGA Stratix® IV
FPGA Arria® II

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c’est la version anglaise qui prévaut. Afficher la version anglaise de cette page.