ID de l'article: 000076491 Type de contenu: Dépannage Dernière révision: 22/04/2020

Pourquoi est-ce que je vois un débit de fréquence audio incorrect du hdMI Intel® FPGA IP cœur RX lorsque le mode FRL (Fixed Rate Link) est activé ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • FPGA Intel® IP HDMI*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    En raison d’un problème avec le Intel® FPGA IP cœur RX HDMI, la sortie audio est cassée lorsque le mode FRL est activé.

    L’horloge audio interne est correctement récupérée à partir de l’horloge de liaison en fonction du nombre reçu de pixels par horloge (N) et des valeurs CTS en mode FRL.

    L’audio fonctionne correctement en mode de signalisation différentielle (TMDS) minimisée de transition.

    Résolution

    Ce problème ne fonctionne pas en mode FRL. Si possible, utilisez le mode TMDS.
    Ce problème a été résolu dans les versions 20.1 du logiciel Intel® Quartus® Prime Pro Edition.

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Arria® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.