ID de l'article: 000076432 Type de contenu: Dépannage Dernière révision: 08/10/2015

Pourquoi mon Arria EMAC de 10 HPS à FPGA interface ne fonctionne-t-il pas correctement dans le matériel ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif En raison d’un problème dans les versions 15.0 et antérieures du logiciel Quartus® II, une tâche d’horloge manquante est utilisée pour lancer les données à partir du ou des cœurs HPS EMAC dans le cœur du FPGA.
En conséquence, ces hpS EMAC vers FPGA chemins ne seront pas analysés au moment de l’exécution.
Résolution

Pour corriger cela, vous devez créer manuellement les affectations d’horloge suivantes :

Pour EMAC0 :

create_clock -nom EMAC_TX_CLK -période 8.00 [get_keepers {*|fpga_interfaces|peripheral_emac0~phy_txclk0_cmrefclk.reg__nff}]

Pour EMAC1 :

create_clock -nom EMAC_TX_CLK -période 8.00 [get_keepers {*|fpga_interfaces|peripheral_emac1~phy_txclk0_cmrefclk.reg__nff}]

Ce problème devrait être résolu dans une prochaine version du logiciel Quartus II.

Produits associés

Cet article concerne 3 produits

FPGA SoC Intel® Arria® 10 GX
FPGA Intel® Arria® 10 GX
FPGA Intel® Arria® 10 GT

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.