ID de l'article: 000076380 Type de contenu: Messages d'erreur Dernière révision: 02/11/2018

Erreur (175020) : le Fitter ne peut pas placer la broche logique dans la région (x, y) à (x, z), à laquelle elle est limitée, car il n’y a pas d’emplacement valide dans la région pour la logique de ce type.

Environnement

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Cette erreur peut être observée dans le logiciel Intel® Quartus® Prime lorsqu’il cible Intel® Cyclone® des périphériques 10 GX et attribue des E/S LVDS aux banques d’E/S 3V. La norme LVDS des E/S n’est pas prise en charge dans les banques d’E/S 3V dans Intel® Cyclone® les périphériques 10 GX.

    Pour plus d’informations, reportez-vous au manuel Intel® Cyclone® 10 GX Core Fabric et au Manuel des E/S à usage général.

     

    Résolution

    Aucun

    Produits associés

    Cet article concerne 1 produits

    FPGA Intel® Cyclone® 10 GX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.