ID de l'article: 000076136 Type de contenu: Messages d'erreur Dernière révision: 30/06/2014

Erreur (175001) : impossible de placer le canal de l’émetteur

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • PLL
  • Horloge
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un bogue dans les versions 13.0 et 13.1 du logiciel Quartus® II, vous pouvez voir l’erreur Fitter ci-dessus si vous disposez de deux canaux d’émetteur-récepteur ou plus dont les débits de données sont supérieurs à 6,5536 Gbps et partagent la même mémoire CMU PLL dans une Arria® banque d’émetteurs-récepteurs V GT.

    Résolution

    Il s’agit d’un problème connu avec les versions 13.0 et 13.1 du logiciel Quartus II qui seront corrigées dans une version ultérieure.

    Vous pouvez définir les deux paramètres suivants dans l’IP PHY natif MegaWizard™ pour contourner ce problème :

    • Mode de liaison = x1
    • Réseau d’horloge sélectionné = xN

    Produits associés

    Cet article concerne 3 produits

    FPGA Arria®
    FPGA et FPGA SoC Arria® V
    FPGA Arria® V GT

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.