ID de l'article: 000076091 Type de contenu: Dépannage Dernière révision: 29/05/2015

Pourquoi un événement de croisement de signaux se produit-il entre deux broches adjacentes lors de l’alimentation des périphériques Arria II, Stratix II, Stratix III ou Stratix IV ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Lorsqu’un signal pousse une broche qui prend en charge l’entrée ou la sortie LVDS véritable dans les périphériques Arria® II, Stratix® II, Stratix III ou Stratix IV, vous pouvez voir le croisement du signal vers la broche adjacente, qui est la broche complémentaire de la broche LVDS pendant la mise sous alimentation.  Cet événement de croisement de signaux ne peut se produire que lorsque le VCC ou VCCINT a une tension intermédiaire après l’alimentation de VCCIO.  Lorsque le VCC ou VCCINT atteint la plage de fonctionnement recommandée, le croisement de signaux ne se produit pas.

Ce comportement ne s’applique pas à :

  • Broches qui ne prennent en charge que des LVDS émulés
  • Appareils sans option de terminaison parallèle sur puce pour LVDS
  • Appareils dont le séquençage d’alimentation permet d’augmenter le VCC ou VCCINT avant VCCIO
Résolution

Pour éviter ce croisement de signaux, mettez en marche VCCIO après que VCC ou VCCINT atteigne la plage de fonctionnement recommandée.

Produits associés

Cet article concerne 8 produits

FPGA Arria® II GX
FPGA Arria® II GZ
FPGA Stratix® II
FPGA Stratix® IV E
FPGA Stratix® II GT
FPGA Stratix® II GX
FPGA Stratix® II GX
FPGA Stratix® III

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.