ID de l'article: 000075986 Type de contenu: Dépannage Dernière révision: 30/01/2015

Qsys signale incorrectement le taux d’horloge d’un cœur IP comme 0 MHz

Environnement

    Édition d'abonnement Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problème critique

Descriptif

Dans la version 14.1 du logiciel Quartus II, Qsys peut incorrectement signaler le taux d’horloge d’un cœur IP à 0 MHz. Ce problème peut survenir dans Altera cœurs IP ou cœurs IP que vous définissez lors de l’utilisation de _hw.tcl la composition dans Qsys.

Résolution

Il n’y a pas de solution de contournement.

Produits associés

Cet article concerne 1 produits

Circuits programmables Intel®

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c’est la version anglaise qui prévaut. Afficher la version anglaise de cette page.