ID de l'article: 000075896 Type de contenu: Messages d'erreur Dernière révision: 04/02/2013

Erreur interne : sous-système : ASMCC, fichier : /quartus/comp/asmcc/asmcc_bitfield.cpp, ligne : 989

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • Horloge
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif En raison d’un problème dans la version 12.1 du logiciel Quartus® II, vous pouvez constater cette erreur interne si vous instanciez un bloc ALTCLKCTRL et que vous vous connectez et que vous faites des inclk0x inclk1x ports aux broches d’horloge qui ne se trouvent pas du même côté du périphérique. Cette restriction s’applique aux conceptions ciblant Stratix® les périphériques V et Arria® V.
    Résolution

    Pour éviter ce problème, connectez les ports d’entrée ALTCLKCTRL aux broches d’horloge du même côté du périphérique.

    Les versions futures du logiciel Quartus II doivent générer un message d’erreur pour cette connexion illégale.

    Produits associés

    Cet article concerne 9 produits

    FPGA SoC Arria® V ST
    FPGA Stratix® V E
    FPGA Stratix® V GX
    FPGA Stratix® V GT
    FPGA Arria® V GX
    FPGA Arria® V GZ
    FPGA SoC Arria® V SX
    FPGA Stratix® V GS
    FPGA Arria® V GT

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.