ID de l'article: 000075857 Type de contenu: Messages d'erreur Dernière révision: 11/09/2012

Erreur : Fast PLL ... | altlvds_rx:altlvds_rx_component...:auto_generated|pll lecteurs plus que le nombre maximum de canaux DPA autorisés à être pilotés par une PLL par banque.

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Dans Stratix® périphériques GX II et Stratix II, chaque PLL rapide peut piloter jusqu’à 25 canaux de réception altlvds lors de l’utilisation de la DPA.  Chaque PLL rapide du centre peut piloter jusqu’à 25 canaux de réception altlvds dans chaque banque adjacente pour un total de 50 canaux.  L’exigence est que tous les canaux de réception DPA doivent être à 25 lignes de laboratoire les uns des autres par banque.  Les périphériques ne prennent pas tous en charge les canaux 25 DPA pilotés par un PLL rapide du centre, cela dépend de la disposition du périphérique utilisé.

Vous trouverez peut-être un cas où vous savez que votre périphérique peut traiter un nombre donné de canaux DPA, mais le logiciel Quartus® II peut provoquer une erreur lors du processus de compilation qui indique que vous avez dépassé le nombre de récepteurs DPA disponibles dans votre appareil.  Par exemple, le périphérique EP2SGX130GF1508 dispose de 48 canaux qui peuvent être pilotés par l’un des plL rapides du centre.  (Une fois qu’une PLL rapide centre est utilisée pour piloter les récepteurs dans les deux banques, l’autre centrale PLL rapide ne peut pas être utilisée pour piloter les récepteurs).  Si vous définissez le nombre de canaux dans le altlvds_rx MegaWizard® à 48, il est possible que vous obteniez une erreur de compilation en raison de la façon dont le logiciel Quartus II place vos broches si aucune broche n’est attribuée.

Il existe deux types de broches d’horloge d’entrée dédiées sur les Stratix II et Stratix les bords GX II, l’une est une entrée d’horloge dédiée qui peut piloter les PLL.  L’autre type est une broche double usage : elle peut être utilisée comme une broche d’entrée d’horloge dédiée pour les LP ou comme récepteur SERDES.  Si le fitter Quartus II place l’horloge d’entrée PLL sur l’une des broches double usage, vous perdrez un de vos canaux de réception et recevrez une erreur d’ajustement.

Pour éviter cette erreur, vous pouvez assigner une broche à la broche d’horloge pour la placer sur la broche d’entrée dédiée qui ne possède pas le circuit SERDES.  Cela vous permettra d’avoir le nombre maximum possible de canaux de réception DPA disponibles pour votre conception.

Ce qui suit décrit les broches d’horloge dédiées disponibles dans les banques d’E/S 1 et 2 dans les périphériques Stratix II et Stratix II GX :

CLK0p, CLK2p : broches d’horloge d’entrée dédiées avec les récepteurs SERDES.

CLK1p, CLK3p : broches d’horloge d’entrée dédiées sans récepteurs SERDES.

Ce qui suit décrit les broches d’horloge dédiées disponibles dans les banques d’E/S 5 et 6 dans les périphériques Stratix II :

CLK8p, CLK10p : broches d’horloge d’entrée dédiées avec les récepteurs SERDES.

CLK9p, CLK11p : broches d’horloge d’entrée dédiées sans récepteurs SERDES.

Toutes les broches FPLL[10.7]CLKp ne possèdent pas de récepteurs SERDES, ce sont les broches d’entrée d’horloge dédiées pour les PLL rapides d’angle (non disponibles dans tous les appareils).

Veuillez noter que la différence sur la résiliation de la puce n’est prise en charge que sur les broches d’entrée d’horloge dédiées à double usage qui possèdent également des récepteurs SERDES.  Les broches d’horloge d’entrée dédiées qui ne possèdent pas de récepteurs SERDES ne prennent pas en charge la différence lors de la résiliation de la puce, les résistances externes sont nécessaires.

 

Produits associés

Cet article concerne 2 produits

FPGA Stratix® II
FPGA Stratix® II GX

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.