ID de l'article: 000075788 Type de contenu: Dépannage Dernière révision: 11/09/2012

Pourquoi est-ce que je reçois un message d’erreur interne lors de la compilation de ma conception PCIe qui a été migrée à partir de la version précédente du logiciel Quartus II avec une largeur de lien PCIe différente ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Cela est dû aux paramètres incohérents entre le compilateur IP pour PCI® Express et ALTGX,
    comme le compilateur IP pour PCI Express étant réglé sur x4 voies, mais dans l’ALTGX, il s’affiche comme x8 voies.
    Par conséquent, il déclenche une erreur interne similaire à celle ci-dessous :

    Erreur interne : Sous-système : FHSSI, Fichier : /quartus/fitter/fhssi/fhssi_cell_group.cpp, Ligne : 2881
    index < m_slave_quad_groups.size()
    Trace de la pile :
    0x36689 : FHSSI_TGT_MGR_IMPL ::indicate_atom_was_added_to_netlist 0x2b859 (FITTER_FHSSI)
    0x628b3 : FHSSI_LEGALITY_IMPL ::are_reset_sources_valid_for_cmu 0x1f3 (FITTER_FHSSI)
    0x6bae6 : FHSSI_LEGALITY_IMPL ::are_reset_sources_valid 0x4e6 (FITTER_FHSSI)
    0x70a80 : FHSSI_LEGALITY_IMPL ::are_hssi_atoms_legal 0xe0 (FITTER_FHSSI)
    0xa18a : FTITAN_LUT_RAM_CONVERSION_UTIL ::lutram_iterm_port_is_internal_registered 0x68da (fitter_ftitan)
    0x4515f : FITCC_EXPERT ::fitter_preparation 0x23f (FITTER_FITCC)
    0x46f97 : FITCC_EXPERT ::invoke_fitter 0x427 (FITTER_FITCC)
    0x29c5 : ftitan_execute 0x265 (fitter_ftitan)
    0xb55d : fmain_start 0x7cd (FITTER_FMAIN)

    0x1264b : qexe_get_command_line 0x1c5b (comp_qexe)
    0x1588d : qexe_process_cmdline_arguments 0x5ad (comp_qexe)
    0x159a1 : qexe_standard_main 0xa1 (comp_qexe)

    0x1a48 : MSG_INITIALIZER ::~MSG_INITIALIZER 0x118 (CCL_MSG)
    0x19ec : MSG_INITIALIZER ::~MSG_INITIALIZER 0xbc (CCL_MSG)
    0x84a8 : mem_purify_is_running 0x258 (ccl_mem)
    0x3379f : msg_exe_main 0x8f (CCL_MSG)

    0x1964b : BaseProcessStart 0x2b (kernel32)
    Trace de fin

    Résolution

    Pour contourner ce problème, supprimez le fichier <variant>_serdes.v et régénérez le noyau.

    Produits associés

    Cet article concerne 1 produits

    FPGA Stratix® II GX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.