ID de l'article: 000075762 Type de contenu: Dépannage Dernière révision: 23/10/2013

Directives de connexion des broches de Arria® famille de périphériques V : problèmes connus

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Problème 160236 : Version 1.9

Pour les broches BOOTSEL (BSEL) et CLOCKSEL (CSEL) il montre qu’une résistance à la pull-up 4,7K-ohm à 10K-ohm peut être utilisée, mais ne spécifie pas la tension àquelles la résistance de la pull-up doit être liée.

Les résistances de retrait des broches BSEL et CSEL doivent être liées au VCCIO des banques qui contiennent ces broches.

Problème 63747 : Version 1.3

DCLK n’est pas répertorié comme une broche à double usage.  DCLK peut être configuré pour être une broche d’E/S utilisateur après la configuration lorsque le mode de configuration est un mode Actif.

Problème 44313 : Version 1.1

La consigne de connexion des broches GXB_RX inutilisées indique de se connecter à GND à l’aide d’une résistance de 10 k.  La résistance 10 k. est non nécessaire, non réutilisée GXB_RX les broches peuvent être liées directement au GND.

Problème 27900 : Version 1.1

Les directives CLK[0:23][p,n] de broches, de description des broches et de connexion ne sont pas correctes.  Il s’agit de broches d’E/S double usage avec capacité de tampon de sortie.  Ce qui suit décrit les broches CLK[0:23][p,n] :

Type de broche : « Entrée » doit changer en « E/S ».

Description des broches : « Broches d’entrée positives et négatives dédiées qui peuvent également être utilisées comme broches d’E/S.  Le chemin OCT est pris en charge lorsqu’il est utilisé comme entrée différentielle.  OCT Rt est pris en charge lorsqu’il est utilisé comme entrée SSTL ou HSTL.  Les RS OCT sont pris en charge pour les opérations de sortie.

Lorsque vous utilisez une seule norme d’E/S, seules les broches CLK[0:23]p servent de broches d’entrée dédiées à la PLL. »

Consignes de connexion : « Ces broches peuvent être liées au GND ou ne pas être connectées.  Si elles ne sont pas connectées, utilisez des options programmables du logiciel Quartus II pour biaiser internement ces broches.  Elles peuvent être réservées en tant que tristate d’entrée avec une résistance à l’tirant faible activée, ou comme des sorties entraînant le GND. »

Produits associés

Cet article concerne 4 produits

FPGA SoC Arria® V SX
FPGA SoC Arria® V ST
FPGA Arria® V GX
FPGA Arria® V GT

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.