ID de l'article: 000075614 Type de contenu: Dépannage Dernière révision: 15/11/2011

Collision en retard dans un Ethernet 10/100 Mbit/s demi-Duplex MAC

Environnement

    Édition d'abonnement Intel® Quartus® II
    Ethernet
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problème critique

Descriptif

La fonction MAC avec PCS 1000BASE-X/SGMII peut détecter une collision en retard lorsqu’il fonctionne en mode demi-duplex 10/100 Mbit/s. L’externe les câbles et PYH tiers introduisent la latence en plus de la latence des PCS 1000BASE-X/SGMII avec PMA embarqué. Ce problème survient lorsque la latence totale dépasse le temps d’emplacement 512 bits tel que défini dans la clause 4.4 de l’IEEE 802.3.

Ce problème affecte les conceptions des fonctions MAC qui contiennent 10/100/1000 Mbit/s MAC Ethernet avec PCS 1000BASE X/SGMII fonctionnant en 10/100 Mbit/s mode demi duplex.

Résolution

Utilisez UN MAC Ethernet 10/100/1000 Mbit/s uniquement avec GMII/MII ou RGMII pour un fonctionnement en mode duplex demi-mbit/s à 10/100 Mbit/s. Ce problème est résolu dans version 11.0 de la fonction MegaCore Ethernet Triple Speed.

Produits associés

Cet article concerne 1 produits

Circuits programmables Intel®

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c’est la version anglaise qui prévaut. Afficher la version anglaise de cette page.