ID de l'article: 000075543 Type de contenu: Dépannage Dernière révision: 19/05/2021

Le Intel® FPGA IP HDMI fonctionnant en mode RX HDMI 2.1 ne prend pas en charge le changement de taux FRL lancé par la source sans remplaçage sous tension.

Environnement

  • Intel® Quartus® Prime Pro Edition
  • FPGA Intel® IP HDMI*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    Lorsqu’une source HDMI 2.1 démarre un changement de taux FRL sans capot chaud, le dissipateur HDMI Intel® 2.1 ne peut pas lier avec succès le train. Cela s’explique par le fait que le dissipateur HDMI Intel® configure le schéma d’apprentissage de la liaison pour 0x5678 lors d’un événement de basculement ou de réinitialisation.

    Résolution

    Pour contourner ce problème dans la version 20.4 du logiciel Prime Pro Intel® Quartus® et versions antérieures, basculez ou basculez manuellement le module de détection 5V sur le dissipateur de Intel® FPGA IP HDMI lorsque la source HDMI 2.1 écrit une nouvelle fréquence FRL sans capot chaud.

    Ce problème est résolu à partir de la version 21.1 du logiciel Intel® Quartus® Prime Pro Edition.

     

    Produits associés

    Cet article concerne 2 produits

    FPGA et FPGA SoC Intel® Arria® 10
    FPGA et FPGA SoC Intel® Stratix® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.