En raison d’un problème avec le Intel® FPGA IP Reed Solomon II dans le logiciel Intel® Quartus® Prime Pro Edition version 21.1 et antérieure, vous pouvez observer l’erreur ci-dessus lors de la simulation du modèle de simulation VHDL dans le logiciel Modelim*.
Pour contourner ce problème, vous pouvez utiliser le modèle de simulation Verilog.