L’élaboration d’un exemple de conception de contrôle Nios 10 JESD204B Arria® avec L=1 peut tomber en panne dans quartus® Prime Standard version 17.0 en raison d’un problème d’interconnexion Qsys avec l’interface reconfig_*, ce qui entraîne que Qsys ne génère pas les fichiers de code source.
Les autres variantes de conception IP JESD204B, notamment le contrôle Nios avec L>1, le contrôle de la machine d’état RTL, le contrôle générique Nios et le contrôle générique des machines d’état RTL, ne sont pas affectés par ce problème.
Pour contourner ce problème, localisez et sauvegardez une copie du fichier TCL suivant dans votre répertoire d’installation Quartus Prime :
ip/altera/altera_jesd204/src/lib/phy_adapter/altera_jesd204_phy_adapter_xs_hw.tcl
• Ouvrez le fichier TCL avec l’éditeur de texte. Recherchez la procédure xseries_avmm_adapter.
• Ajoutez $d_L == 1 ou état dans l’état if ci-dessous dans la procédure xseries_avmm_adapter. Il y aura 3 incidents si des déclarations sont indiquées dans la procédure :
Avant le changement :
si {param_is_true RECONFIG_SHARED
Après modification :
si {[param_is_true RECONFIG_SHARED || $d_L == 1}
• Enregistrez le fichier TCL modifié.
• Relancer le logiciel Quartus Prime, créer un nouveau projet ou rouvrer un projet existant et générer l’exemple de conception Arria 10 JESD204B.
Ce problème devrait être résolu dans une version ultérieure du logiciel Quartus Prime.