ID de l'article: 000075319 Type de contenu: Dépannage Dernière révision: 21/11/2011

Les coefficients verticaux signés et les coefficients horizontaux non signés (ou vice versa) avec la somme de coefficients plus de 1 entraînent le scaler II à générer des sorties incorrectes

Environnement

    Édition d'abonnement Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problème critique

Descriptif

La fonction Scaler II MegaCore peut générer une sortie incorrecte lorsque vous utilisez des coefficients verticaux signés avec des signaux horizontaux non signés coefficients (ou inversement) et la somme des coefficients pour une ou plusieurs phases est plus d’une.

Ce problème affecte toutes les configurations utilisant le polyphase et des algorithmes bicubiques avec la fonction Scaler II MegaCore.

La configuration affectée peut générer un débit incorrect.

Résolution

Aucune disponible.

Ce problème sera résolu dans une version ultérieure de la vidéo et Suite de traitement d’images.

Produits associés

Cet article concerne 1 produits

Circuits programmables Intel®

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.