ID de l'article: 000075157 Type de contenu: Messages d'erreur Dernière révision: 11/09/2012

Erreur : La broche est incompatible avec la banque d’E/S . La broche utilise la norme d’E/S , qui a une exigence VCCIO incompatible avec le <i standard="">paramètre VCCIO de cette banque ou ses autres broches qui utilisent VCCIO <voltage>.<...

Environnement

  • I O
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Les versions 7.1 SP1 ou 7.2 du logiciel Quartus® II peuvent générer incorrectement ce message lorsque vous effectuez une analyse des affectations d’E/S ou utilisez la fonction Vérification des E/S en direct, si vous avez attribué une entrée d’horloge différentielle à une banque d’E/S de colonne d’un périphérique Stratix® III.

    Dans les périphériques Stratix III, toute entrée d’horloge différentielle dans une banque d’E/S de colonne est indépendante de la tension VCCIO ; l’alimentation du tampon d’entrée différentielle d’horloge est VCC_CLKIN. À titre d’exemple, vous pouvez attribuer une entrée d’horloge LVDS à une banque d’E/S quel que soit les paramètres VCCIO de cette banque.

    Des correctifs sont disponibles pour résoudre ce problème. Utiliser mySupport pour demander le correctif numéro 1.32 pour le logiciel Quartus II version 7.1 SP1 sous Windows ou Linux, ou le correctif numéro 0.11 pour la version 7.2 du logiciel Quartus II sous Windows. Ce message incorrect sera également corrigé dans une version ultérieure du logiciel Quartus II.

    Produits associés

    Cet article concerne 1 produits

    FPGA Stratix® III

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.