Il est recommandé d’ajuster la trace PCB entre les canaux LVDS lors de l’interfaçage avec des récepteurs non-DPA et des débits de données fonctionnant au-dessus de 840 Mbit/s dans les périphériques GX Arria® II. Cela est requis dans Quartus® II v9.1 et versions ultérieures. Vous devez ajuster la trace du PCB en suivant les recommandations du logiciel Quartus II pour vous assurer que les spécifications d’inclinaison canal à canal (TCCS) et de fenêtre d’échantillonnage (SW) comme indiqué dans la fiche technique des périphériques GX Arria II (PDF) sont respectées.
Utilisez l’ajout de délai de trace recommandé comme indiqué dans le logiciel Quartus II pour ajuster manuellement la trace PCB. Ces informations peuvent être obtenues à partir du panneau Compilation Report - Fitter - Resource - LVDS Transmitter/Receiver Package Skew Compensation. Le panneau de rapport affiche également le total estimé des valeurs de réduction TCCS et SW qui peuvent être enregistrées après avoir effectué la compensation de trace PCB. Ceci est indiqué dans la colonne Estimation de la réduction TCCS/SW.
Pour le logiciel Quartus II 9.1, la colonne TCCS/SW Reduction Estimated (Réduction TCCS/SW estimée) contient des informations incorrectes. Cela sera corrigé dans une future version du logiciel Quartus II.