ID de l'article: 000074852 Type de contenu: Dépannage Dernière révision: 18/12/2019

Si un FPGA Altera® dispose d’une interface d’E/S multivolt, le VCCIO peut-il être modifié dynamiquement sans reconfigurer le FPGA Altera® ?

Environnement

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Altera® FPGAs qui disposent d’une capacité d’interface d’E/S multivolt, VCCIO ne doit pas être modifié dynamiquement ou sans reconfigurer l’appareil.

Résolution

Toutefois, la tension d’alimentation de l’Altera® FPGA pilotant l’entrée multivolt peut varier dynamiquement dans les limites spécifiées dans la documentation du FPGA Altera® pour la valeur choisie de VCCIO.

Produits associés

Cet article concerne 12 produits

FPGA Cyclone® III
FPGA Arria®
FPGA Stratix® II
FPGA et FPGA SoC Arria® V
CPLD MAX® V
FPGA et FPGA SoC Cyclone® V
CPLD MAX® II
FPGA Stratix®
FPGA Stratix® V
FPGA Arria® II
FPGA Stratix® IV
FPGA Cyclone® IV

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c’est la version anglaise qui prévaut. Afficher la version anglaise de cette page.