ID de l'article: 000074570 Type de contenu: Dépannage Dernière révision: 23/11/2017

Pourquoi vois-je un échec de configuration lors de l’utilisation d’une combinaison de périphériques Arria®10 avec des périphériques plus anciens de la famille FPGA dans un schéma de configuration multi-périphériques ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Lorsque Arria® 10 est le périphérique maître, la configuration multi-périphérique échoue si le périphérique esclave est le périphérique de la famille FPGA plus ancien que le périphérique Arria® 10. Schéma de configuration multi-périphérique affecté :

    • Série active
    • Série passive
    • Parallélisme passif rapide (x8, x16, x32)

    Arria® 10 contient certains mots de filtrage à la fin de son flux bit. Dans la configuration multi-appareil, le nCEO de périphérique Arria® 10 est revendiqué avant ce mot de présentation. Lorsqu’un appareil esclave FPGA plus ancien reçoit ce mot de sytème, il provoque l’appareil esclave à lancer la configuration de manière très précise.

     

    Résolution

    Ce problème est résolu à partir de la version 17.1 du logiciel Intel® Quartus® Prime Pro et Standard Edition. La recompilation de conception n’est pas nécessaire, il vous suffit de supprimer le fichier de programmation, tel que les fichiers POF/JIC/RBF dans Intel® Quartus® Prime Pro et le logiciel Standard Edition version 17.1.

     

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Arria® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.