En raison d’un problème dans la version 12.0 du logiciel Quartus® II, vous pouvez voir cet avertissement lors de la génération de modèles IBIS pour les périphériques Stratix® V et Arria® V. Cet avertissement peut se produire si les conditions suivantes sont vraies :
- La conception contient des broches bidirectionnelles avec terminaison parallèle étalonnée sur puce (OCT) activée
- Vous avez activé l’option Enable model selector (Activer le choix du modèle) dans la catégorie Paramètres de l’outil EDA : catégorie au niveau de la carte de la boîte de dialogue Settings (Paramètres).
En raison de ce problème, l’auteur de netlists EDA ajoute la convention de surintensité parallèle étalonnée OCT aux noms des modèles IBIS générés sur des broches bidirectionnelles. Ce nom plus long dépasse la limite de caractère autorisée par la spécification IBIS par le biais de la version 4.1. De plus, le modèle de sortie est corrompu et ne passe pas la vérification de syntaxe IBIS. Les résultats de la simulation ne sont pas corrects lors de l’utilisation des modèles affectés.
Altera ne prend pas en charge les modèles bidirectionnels avec octet parallèle. Les modèles affectés ont une des chaînes suivantes en leur nom :
- crio_g50c
- ctio_g50c
Altera prend uniquement en charge les modèles d’entrée avec OCT parallèle. Les modèles corrects possèdent une des chaînes suivantes en leur nom :
- cin_g50c
- crin_g50c
- ctin_g50c
Pour générer des modèles IBIS corrects pour les périphériques Stratix V et Arria V dans la version 12.0 du logiciel Quartus II pour les conceptions qui utilisent un OCT parallèle sur des broches bidirectionnelles, éteignez l’option de sélection de modèle Enable (Activer le modèle). La désactivation de cette option permet à EDA Netlist Writer de générer des modèles IBIS pour les broches bidirectionnelles qui ont un comportement de tampon de sortie correct.
De plus, si votre conception n’utilise l’OCT parallèle que sur des broches bidirectionnelles et non sur des broches réservées aux entrées, effectuez l’une des étapes suivantes pour générer le modèle OCT en parallèle d’entrée :
- Créez une broche d’entrée de test dans le niveau supérieur de la conception. Attribuez la norme d’E/S et la résiliation d’entrée souhaitées à la broche d’entrée du test et compilez le projet. Comme l’auteur de netlist EDA génère uniquement le modèle de tampon de sortie sur les broches bidirectionnelles, l’ajout d’une broche réservée aux entrées est nécessaire pour générer le modèle OCT en parallèle d’entrée.
- Vous pouvez autrement créer un projet de test simple avec une broche réservée aux entrées et attribuer la norme d’E/S et la terminaison d’entrée souhaitées pour générer le modèle OCT parallèle.
Ce problème est résolu dans la version 12.0sp1 du logiciel Quartus II.