ID de l'article: 000074159 Type de contenu: Dépannage Dernière révision: 09/11/2011

Ne peut pas simuler une négociation automatique de certains débits de ligne dans les modèles VHDL de cœur IP CPRI qui ciblent Arria II GZ et les périphériques Stratix IV GX

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    Si vous créez un modèle de simulation VHDL pour votre CPRI MegaCore fonction qui cible un périphérique Arria II GZ ou Stratix GX IV, vous ne peut pas l’utiliser pour simuler une négociation à taux automatique entre les deux Débits de ligne CPRI de 614,4 Mbit/s et 1 228,8 Mbit/s.

    Ce problème affecte toute simulation de la fonction CPRI MegaCore VHDL modèles dont la négociation au taux automatique est activée qui ciblent un Arria II GZ ou Stratix périphérique IV GX.

    Ce problème affecte uniquement la simulation.

    Résolution

    Ce problème n’a aucune solution de contournement. Pour simuler une négociation automatique entre les deux débits de ligne CPRI de 614,4 Mbit/s et 1 228,8 Mbit/s, générer et simuler un modèle de simulation Verilog HDL.

    Ce problème est résolu dans la version 11.1 de la fonction CPRI MegaCore.

    Produits associés

    Cet article concerne 2 produits

    FPGA Stratix® IV
    FPGA Arria® II

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.